

# A low power 12-bits up to 30-MS/s pipelined ADC (F.Rarbi; D. Dzahini)

### **16 bits DAC for the CALIBRATION**

Laurent Gallin Martel / Olivier Rossetto /D. Dzahini

### **Slow versus fast digitizer for CALICE**

Which one will optimize better: Power / Clock noise / cross talk



### Fast MUX + High speed ADC proposal



# **ADC Pipeline**



## **MDAC Function: Multiplier & DAC**





### Spectral response to an input sinus:1Mhz, 2V pp



# Linearity results extracted from the histogram method (1MHz)



### Code-Edge Noise results @25Mhz



### ADC 12b Without S&Hold, 30MHz&35mW : April 08=> prototype n-1



### 2 Vpp Dynamic range at 30MHz ADC Pipeline



### **Noise distribution at 30MHz**



# Missing code and DNL at 30MHz on a 1MHz sinus



### INL from ADC Model with and without gain error versus testing results



This shape (in **3 sections**) Corresponds to mismatch From the first stage.



LPSC -FATAH Rarbi ; D. Dzahini

June 2008

### INL testing results in <u>each section</u> of the first MDAC stage



### Trends for INL reduction in 12 bits

- Our Design reaches the limits for Cpoly matching in AMS CMOS process.
- Possible improvements using Cmim capa in SiGe.
  - Increase the number of bits + DEM in the first stage => Done.
- Digital gain correction algorithm very soon.
- Analog gain setting ??? I do not like it.



LPSC -FATAH Rarbi ; D. Dzahini

# Prototype "n" submitted April 08



#### Prototype April 08 (4mm<sup>2</sup> ou .9\*1.9 mm<sup>2</sup> (coeur))



# ANALOG FLIP FLOP MUX (12 bits) Next spteps



# Beginning of simulations





#### **16 bits DAC for the CALIBRATION**

Laurent Gallin Martel / Olivier Rossetto /D. Dzahini





#### Modulation Sigma Delta

Modulateur "single stage" du premier ordre

#### E(z) : quantization noise



ACC somme les erreurs de quantification et agit comme un filtre passe haut du point de vue du bruit.

C'est le nombre d'intégrateurs qui détermine l'ordre du modulateur.

Le quantificateur peut avoir de 2 à m niveaux de quantification.

2 June, 2008

$$\begin{cases} S(z) = z^{-1}U(z) + (1 - z^{-1})E(z) \\ STF = Z^{-1} \\ NTF = 1 - Z^{-1} \text{ (high pass filter)} \\ \text{L.Gallin Martel} \end{cases}$$

#### **Modulation Sigma Delta**



SNR d'un convertisseur Sigma Delta





#### Modulation sigma delta

Modulateur "single stage" du premier ordre - Implémentation pour un DAC





Quantificateur à m niveaux => nb de bits n = log(m)/log(2) => de 2 à 32 niveaux de quantification





3<sup>e</sup> ordre – 9 niveaux de quantification





Dynamic Element Matching



Random re-mapping turns elements mismatch into white noise.

DWA re-mapping shapes DAC errors noise.

2 June, 2008

L.Gallin Martel



Based on Direct Charge Transfert (DCT) :

- DAC operation is performed during  $\Phi 1$  (capacitor arrays charging)

- Charges are shared with the feedback capacitor C during  $\Phi 2$  (DCT)
- Ref voltage is limited by the OTA dynamic range (linearity)

Low pass DCT :

$$H(z) = \frac{1}{1 + a - a \cdot z^{-1}}$$
$$a = \frac{C}{\sum c_i}$$
$$2 \text{ June, 2008}$$





Filtre passe bas du 4<sup>e</sup> ordre (capa com)







AMS CMOS  $0.35\mu$ Surface puce : 2000 x 2200  $\mu$ m<sup>2</sup> Surface DSM : 650 x 200  $\mu$ m<sup>2</sup> Surface 1 analogique : 700 x 500  $\mu$ m<sup>2</sup> Boîtier PLCC52

2 June, 2008

Le chip contient un DAC de pits complet et une deuxième partie analogique (DAC 3 bits 29 FPB) qui peut être connectée à modulateur externe (FPGA).

Caractéristiques (provisoires)

La carte de test utilise un ADC 16 bits (AD7621) qui présente un SNRmax de 90dB

Le bruit RMS obtenu avec cette carte est de 0.8 LSB =>

Le SNR obtenu pour le DAC 16 bits est de :

THD :

INL :

Consommation partie numérique :

Consommation partie analogique :

Il reste à mesurer la DNL et surtout à comprendre pourquoi le SNR est si mauvais.

Pour un OSR de 250 : SNR théorique # 160dB !!!

D'autres DSM peuvent être testés dans le FPGA

=> Encore beaucoup de travail

2 June, 2008

laurent.gallin-martel@lpsc.in2p3.fr







11mW (simulation)

# Testing results2



# OUTPUT Codes rms noise

